Genesys ZU-3EG: Zynq Ultrascale+ MPSoC Development Board
Produktinformationen "Genesys ZU-3EG: Zynq Ultrascale+ MPSoC Development Board"
Das Genesys ZU-3EG ist ein eigenständiges Board mit optimierten Spezifikationen, Multimedia- und Netzwerkverbindungsschnittstellen und einer effektiven Dokumentationsbibliothek, die einen schnellen Einstieg in KI, Forschung, Luft- und Raumfahrt, Verteidigung, Cloud Computing und eingebettete Bildverarbeitungsanwendungen ermöglicht.
Das Xilinx Zynq UltraScale+ MPSoC im Herzen des Genesys ZU-3EG bietet mit seiner ARM A-53 APU und der ARM Mali-400 MP2 GPU heterogenes Computing, das mit einer umfangreichen Speicherschnittstelle einhergeht. Ein voll ausgestatteter Typ-C-Anschluss mit USB 3.0 & USB 2.0, Dual-Role-Data und Dual-Role-Power sowie integrierte Gigabit-Transceiver mit Unterstützung für DDR4, USB Type-C 3.1, PCIe, SATA und DisplayPort umgeben den Chip. Der Genesys ZU-3EG unterstützt mehrere Kameraeingänge, den Onboard-Audio-Codec, 4K-Video sowie WiFi und 1G-Ethernet in einer Linux-basierten Plattform und rundet damit ein wirklich einzigartiges und umfassendes Entwicklungskit ab, das sich in den Bereichen 5G, Mobilfunk (WWAN), SSD, drahtlose Funk-Infrastruktur und Videoanwendungen wie Überwachung, Streaming und Codierung auszeichnet.
Das Genesys ZU-3EG enthält Digilent Pmod und Hochgeschwindigkeits-SYZYGY-kompatible Zmod-Ports, die eine flexible Erweiterung und den Zugriff auf Hochgeschwindigkeits-E/A mit hoher Bandbreite für softwaredefinierte Funk-, Ultraschall- und eine Vielzahl anderer benutzerdefinierter Datenerfassungs- oder Signalverarbeitungssysteme ermöglichen.
Es wird gewährleistet, dass Digilent-Produkte für 30 Tage ab Kaufdatum frei von Herstellungsfehlern sind.
Es werden keine weiteren ausdrücklichen oder stillschweigenden Garantien erbracht.
Eigenschaften
- XCZU3EG-1SFVC784E (mit Kühlkörper und Lüfter)
- Quad-core ARM® Cortex-A53 Application Processing Unit
- Dual-core ARM® Cortex-R5 Real-Time Processing Unit
- Mali-400 MP2 graphics processing unit
- 154K logic cells
- Memory:
- 4 GiB DDR4 SODIMM module
- ISSI 256 MB SNOR Flash
- MicroSD Card Slot
- Peripheral connectivity:
- USB Type-C 3.1 Gen1 Dual-Role Device
- MiniPCIe / mSATA dual slot
- USB 2.0 Host
- Network connectivity:
- 2.4 GHz on-board WiFi
- 1G w/IEEE 1588 Ethernet
- SIM card slot
- WLAN/WWAN/LoRa: option - MiniPCIe
- Multimedia:
- 1.2a Dual-Lane Display Port
- 2 x Pcam Dual-Lane
- Audio Codec
- Erweiterung:
- 1 x FMC expansion connector
- 1 x SYZYGY port
- 4 x Pmod ports
- GPIO: LED, Buttons, Switches
Empfohlenes Projekt
Bildverarbeitung ist das Herzstück vieler Anwendungen, von einfachen visuellen Embedded-Systemen bis hin zu autonomen Fahrzeugen und Drohnen. Das Xilinx Zynq Ultrascale+ MPSoC mit seiner integrierten DisplayPort-Fähigkeit und der Unterstützung von MIPI DPhy im programmierbaren Logik-IO-Bereich ist eine großartige Plattform für die Embedded-Bildverarbeitung. Diese Fähigkeiten ermöglichen es uns, ein komplexes visuelles System aufzubauen. Adam Taylor, ein Experte für Design und Entwicklung von Embedded-Systemen, erstellt eine Embedded-Bildverarbeitungsanwendung mit dem Digilent Genesys ZU-3EG, Xilinx Zynq Ultrascale+ MPSoC Entwicklungsboard und dem PCAM 5C Kameramodul mit einem 5 MP Kamerasensor.
Erfahren Sie auf der Website von Digilent (https://projects.digilentinc.com), wie Sie dieses Bildverarbeitungssystem aufbauen können, und laden Sie Ihren eigenen KI-Algorithmus, um die maschinelle Lernanwendung zu implementieren.
Zielanwendungen
- Machine Vision
- Medizinische Endoskopie
- Sensorverarbeitung und -fusion
Links zu Projekten
- Installing Vivado, Xilinx SDK and Digilent Board Files
- Hinweis: Achten Sie bei der Installation von Vivado auf die Unterstützung von Zynq Ultrascale+ Einheiten.
- Hinweis: Digilent-Projekte für das Genesys ZU werden derzeit nur in Vivado 2019.1 unterstützt.
- Getting Started with Vivado IP IntegratorZmod Base Library User Guide
- Hinweis: Dieser Leitfaden wurde ursprünglich für Zynq-Boards und Boards mit Microblaze geschrieben, die nicht im Ultra-Maßstab hergestellt wurden. Der Ablauf für Ultrascale Zynq ist weitgehend derselbe, wie für Nicht-Ultrascale Zynq. Der IP-Kern "Zynq Ultrascale+ MPSoC" sollte an Stelle des "ZYNQ7-Verarbeitungssystems" verwendet werden.
- Genesys ZU Out-of-Box Vivado Project
- Genesys ZU Out-of-Box Petalinux Project
Lieferumfang
- 1 x Genesys ZU-3EG: Zynq Ultrascale+ MPSoC Development Board
- Power Supply, Desktop, 12V, 8A, w/PCIE Connector
- IEC cable, EU, 1.2 meter
- USB A TO MICRO B CABLE
- Cable, USB, A to Type C, 15 cm
- JTAG HS1
- Voucher for the Xilinx MIPI CSI-2 IP cores
Referenzen
- Hersteller: Digilent Inc.
- Artikelname des Herstellers: Genesys ZU-3EG: Zynq Ultrascale+ MPSoC Development Board
- Artikelnummer des Herstellers: 410-383-3EG